Moja lekcja

 0    57 fiche    manque
Télécharger mP3 Imprimer jouer consultez
 
question język polski réponse język polski
IR rejestr rozkazów -
commencer à apprendre
komórka pamięci przechowująca aktualnie wykonywaną instrukcję
PC licznik rozkazów -
commencer à apprendre
przechowuje kolejne adresy pamięci z rozkazami
A Akumulator -
commencer à apprendre
przechowuje wynik wykonywanej operacji
CPU
commencer à apprendre
Central Processing Unit
FPU Floating Point Unit -
commencer à apprendre
liczby binarne
ALU Arithemtic Logic Unit -
commencer à apprendre
liczby naturalne
SP Wskaźnik stosu -
commencer à apprendre
służy do adresowania pamięci
F Rejestr flagowy
commencer à apprendre
przechowuje informacje dotyczące realizacji wykonywanej operacji
PGA
commencer à apprendre
obudowa procesora z nóżkami
SECC, SEPP
commencer à apprendre
procesory wpinany jak karty PCI
LGA
commencer à apprendre
obudowa opracowana przez intel, pozłacane styki
LIF
commencer à apprendre
Low Insertion Force
ZIF
commencer à apprendre
Zero Insertion Force
Magistrala
commencer à apprendre
zestaw ścieżek łączących jednocześnie kilka komponentów i umożliwiająca komunikację miedzy nimi
Magistrala danych
commencer à apprendre
wymienia dane pomiędzy procesorem a chipsetem
Architektura DIB
commencer à apprendre
przestarzała, tryb half duplex
Magistrala Hyper Transport AMD i Magistrala QPI Intel
commencer à apprendre
szeregowe, pełnodupleksowe, punkt-punkt,
Magistrala DMI/FDI
commencer à apprendre
kontrola nad pci-e, zintegrowany układ graficzny
Magistrala adresowa
commencer à apprendre
służy do adresowania komórek pamięci op. przed operacjami procesora
Magistrala pamięci
commencer à apprendre
umożliwia wymianę danych pomiędzy procesorem a ramem
Magistrala sterująca
commencer à apprendre
odpowiedzialna za przesyłanie sygnałów sterujących miedzy procesorem a pamiecią ram
Procesory CISC
commencer à apprendre
Complex Instruction Set Computer
Procesory RISC
commencer à apprendre
Reduced Instruction Set Computer
Architektura x86
commencer à apprendre
tryb rzeczywisty - DOS, aplikacje 16 bitowe, adresowanie 1MB ramu, w jednym czasie może działać jedna aplikacja
Architektura IA-32
commencer à apprendre
32 bitowe, tryb chroniący dane w pamieci ram przed nadpisaniem przez inną aplikację
wirtualny tryb rzeczywisty
commencer à apprendre
uruchamianie aplikacji 16 bitowych na 32 bitowych komputerach
Architektura Intel 64, AMD64, x86-64
commencer à apprendre
tryb 64-bitowy- uruchamianie aplikacji 64 bitowych, tryb zgodności- uruchamianie aplikacji 32 bitowych na platformach 64 bitowych
MMX
commencer à apprendre
instrukcje wspomagające rendering grafiki 3d, kompresja jpeg
SSE, 2, 3, 4
commencer à apprendre
instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
3d Now
commencer à apprendre
(AMD)instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
Hyper-Threading technology
commencer à apprendre
technologia hiperwątkowości, technologia umożliwia wykonywanie przez jeden rdzeń procesora dwóch niezależnych strumieni programów (wątków)
Przetwarzanie wielordzeniowe
commencer à apprendre
równoległe wykonywanie operacji obliczeniowych jednocześnie
Dynamic Execution
commencer à apprendre
dynamiczne wykonywanie, zapewnia wykonywanie większej liczby instrukcji w jednym cyklu zegara
Intel Turbo Boost
commencer à apprendre
Core i5, i7,. Automatyczna regulacja czestotliwości procesora w zależności od obciążenia + zwiększanie taktowania procesora ponad fizyczne możliwości procesora.
AMD Power Now
commencer à apprendre
umożliwia włączanie i wyłączanie elementów mikroprocesora w celu oszczędzania energii
AMD Turbo Core
commencer à apprendre
Automatyczna regulacja czestotliwości procesora w zależności od obciążenia
Cache
commencer à apprendre
przechowuje najczęściej wykorzystywane dane z pamięci RAM i gdy jest potrzeba dane są błyskawicznie przesyłane do mikroprocesora
Cache Level 1
commencer à apprendre
zintegrowana z rdzeniem procesora, przyspiesza dostęp do bloków pamięci wyższego poziom
Cache Level 2
commencer à apprendre
jest wykorzystywaPełna prędkość przesyłu. jako bufor pomiędzy stosunkowo wolną pamięcią RAM a jądrem procesora i pamięcią cache L1
Cache Level 3
commencer à apprendre
do zastosowań serwerowych, jest wykorzystywana, kiedy pamięć L2 jest niewystarczająca aby pomieścić potrzebne dane.
RAM- Random Access Memory
commencer à apprendre
Pamięć o dostępie swobodnym
DRAM
commencer à apprendre
półprzewodnikowa pamięć ram zbudowana na bazie tranzystorów i kondensatorów
tcl Cas Latency
commencer à apprendre
liczba cykli zegarowych pomiędzy wysłaniem przez kontroler pamięci zapotrzebowania na dane a ich dostarczeniem
SRAM Static RAM
commencer à apprendre
pamięć statyczna- zbudowana na zasadzie przerzutników i tranzystorów
FPM DRAM
commencer à apprendre
Stronicowanie, odczyt w trybie 5-3-3-3
EDO RAM
commencer à apprendre
odczyt w trybie 5-2-2-2
BEDO RAM
commencer à apprendre
odczyt w dostępie seryjnym, odczyt w trybie 5-1-1-1
SD RAM
commencer à apprendre
Synchronous RAM, zsynchronizowane pamięci z magistralą systemową, PC-66 = 66MHz
DDR SDRAM Double Data Rate SDRAM
commencer à apprendre
2,5 V, przesył danych na zboczu narastającym i opadającym, podwojona szybkość w stosunku do sd ram
PC 2100 DDR-266
commencer à apprendre
czest. zegara = 266Mhz, przepustowość = 2,1GB/s
DDR2 SDRAM
commencer à apprendre
1,8V, 4bitowy bufor, podwojony mnożnik zegarowy
DDR3 SDRAM
commencer à apprendre
1,5V, 8 bitowy bufor, mnożnik x4
praca dwukanałowa
commencer à apprendre
gdy dwa moduły pamieci 64-bitowe są zamontowane to działają jako jeden 128 bitowy, gdy z jednego moduły są dane odczytywane na drugim mogą być zapisywane
RDRAM
commencer à apprendre
pamięci 16 bitowe, rosnące i opadające zbocze, XDR, 2 RDRAM -wykorzystywane głównie w konsolach do gier, kartach graficznych
SIMM - single inline memory module
commencer à apprendre
DRAM, FPM RAM, EDO RAM
DIMM dual inline memory module
commencer à apprendre
SDRAM
RIMM rambus inline memory module
commencer à apprendre
RDRAM

Vous devez vous connecter pour poster un commentaire.